- Безопасность 314
- Бизнес и экономика 4686
- Детская литература 420
- Дом, быт, семья, досуг 2470
- Журналы, газеты, дайджесты 334
- Искусство и культура 4604
- Компьютеры и интернет 2361
- Литература на иностранных языках 204
- Медицина 1232
- Наука и образование 83161
- Английский язык 1252
- Астрология 15
- Астрономия 13
- Аттестация работников 351
- Биология 40
- В помощь абитуриенту 112
- В помощь аспиранту 20
- В помощь студенту 23104
- География 20
- Геология 17
- Дипломы 2699
- Диссертации 187
- Иностранные языки 122
- Информатика 9
- История 231
- Карты и атласы 41
- Конспекты, шпаргалки 934
- Контрольные работы 21608
- Культурология 32
- Курсовые работы 3743
- Математика 6276
- Музыкальная литература 5
- Педагогика 221
- Политология 131
- Практические работы 112
- Психология 492
- Религии 50
- Рефераты 1268
- Русский язык и культура речи 102
- Сексология 67
- Социология 53
- Сочинения 57
- Учебники для техникумов и вузов 545
- Учебники для школы 69
- Физика 13051
- Философия 190
- Химия 3830
- Чертежи 1701
- Экология 31
- Экономика 329
- Энтомология 2
- Этика, эстетика 29
- Продвижение сайтов 693
- Словари, справочники, энциклопедии 675
- Спорт, туризм 913
- Техническая литература 3224
- Художественная литература 3169
- Эзотерика 1126
- Юридическая литература 2900
1.23 Организация и функционирование КЭШ памяти в ЭВМ
Возвратов: 0
Загружен: 17.09.2009
Содержимое: 90917170648320.23________________________________________________.zip (836,19 Кбайт)
Описание товара
Содержание
Введение………………………………………………………………………………..….4
1 Общие положения и характеристики КЭШ-памяти…………………………………..8
1.1 Предназначение КЭШ-памяти…………………………………………………8
1.2 Развитие микропроцессоров………………………………………………….11
1.3 Методы организации работы кэш-памяти………………………….………..14
1.4 Принципы и архитектура……………………………………………………..15
1.5 Многоуровневая организация памяти …………………………...………….17
1.6 Регистровая память……………………………………………………………18
1.7 Буферная память………………………………………………………….……19
1.8 Виды КЭШ-памяти…………………………………………………………….25
2 Организация и функционирование КЭШ-памяти…………………………………...29
2.1 Структурное устройство микропроцессоров………………………………..29
2.2 Блоки в КЭШ-памяти…………………………………………………………30
2.3 Адресация множественно-ассоциативной кэш-памяти……………………32
2.4 Запись информации в КЭШ-память…………………………………………33
2.5 Архитектура однопроцессорной ВС…………………………………………36
2.6 Алгоритм сквозной записи…………………………………………………..41
2.7 Разновидности алгоритмов простого свопинга…………………………….42
2.8 Алгоритм регистрового свопинга с флагами……………………………….43
2.9 Характеристики и перспективы развития КЭШ-памяти…………………..44
3 Исследование влияния на производительность размера L2 кэша……….................47
3.1 Процессоры компании AMD…………………………………………………47
3.2 Особенности новых Sempron………………………………………………...48
3.3 Тестирование процессоров AMD с разным объёмом L2 КЭШа……….….49
Заключение……………………………………………………………………………… 53
Глоссарий……………………………………………..……………………………….....52
Список используемых источников …………………………………………………….55
Приложение А Схема взаимодействия процессоров с памятью……………………...58
Приложение Б Технология с использованием промежуточного буфера (кэша)……59
Приложение В Параметры для кэш-памяти рабочих станций и серверов…………...60
Приложение Г Структура кэш-памяти процессора Pentium…………………………..61
Приложение Д Использование алгоритма замещения LRU…………………………..62
Приложение Е Однопроцессорные ВС с иерархической системой памяти…………63
Приложение Ж Структура первичного кэша процессора 486………………………...64
Приложение З Блок-схема алгоритма сквозной записи ………………………………65
Приложение И Результаты тестирования КЭШ памяти в SuperPi 4М……………….66
Приложение К Результаты тестирования КЭШ памяти в 3DMark2001 SE…………67
Приложение Л Результаты тестирования КЭШ памяти в игровых приложениях…..68
Приложение М Результаты тестирования КЭШ памяти в медиа приложениях…….69
Дополнительная информация
Дипломная работа для студентов сга.2008 г.С дипломом идет отчет о практике, раздаточный материал.
Отзывы
0За последние | |||
1 мес | 3 мес | 12 мес | |
0 | 0 | 0 | |
0 | 0 | 0 |
В целях исключения необоснованных и заведомо ложных сообщений о фактах нарушения указанных прав, администрация будет отказывать в предоставлении услуг на торговой площадке Plati, только после получения от Вас письменных заявлений о нарушении с приложением копий документов, подтверждающих ваши авторские права или права собственности, по адресу: 123007, г. Москва, Малый Калужский пер. д.4, стр.3, Адвокатский кабинет «АКАР №380».
В целях оперативного реагирования на нарушения Ваших прав и необходимости блокировки действий недобросовестных продавцов, Plati просит Вас направить заверенную телеграмму, которая будет являться основанием для блокировки действий продавца, указанная телеграмма должна содержать указание: вида нарушенных прав, подтверждения ваших прав и ваши контактные данные (организиционно-правовую форму лица, Ф.И.О.). Блокировка будет снята по истечение 15 дней, в случае непредставления Вами в Адвокатский кабинет письменных документов подтверждающих ваши авторские права или права собственности.